多核ECU開發交流和培訓會 (收費日:3天,15th -17th , April, 上海)
- TA 專題(第一天)
- 時間模型輸入:AutoSAR, AMALTHEA, OT1
- 如何建立系統的時間模型:
- HW model, OS model, SW model
- Stimulation, Mapping, Architecture
- 系統要素和時間需求
- Event chains需求
- Process需求
- Runnable 需求
- Model的限制
- 仿真結果的顯示和分析
- Process table, runnable table, hardware resource table
- Histogram view, Gantt chart view,load chart view
- Analyze event chains, analyze fulfillment of requirements
- evaluation view
- 如何優化系統時間特性
- 配置模型、資源部分,進行優化
- 優化結果的顯示和分析
- TA inspector
- 不同Trace信息的導入
- 與其他工具的接口
- T1 專題 (第二天)
- 測試結果分析和系統優化
- CPU負荷—任務/SWF時間
- Memory分配—變量數據訪問頻率
- 多核負載平衡—最大時間
- 多核數據的分區訪問—變量數據訪問頻率
- 如何找出時間異常bug
- 數據訪問異常值
- Trap掉入
- 數據流/函數調用樹
- 驗證時間特性要求、限值和調度模型驗證
- 如何集成T1, (T1與目標板接口(PLS), T1與HighTec編譯器)
- HighTec 專題(第三天,上午)
- Link環節
- Make file
- Code coverage analysis with simulator
- Aurix based Applications source code with HighTec ( Hybridkit and EPS kit)
- PLS專題(第三天,下午)
- ED芯片的Trace和集成調試
- GTM調試
- 新功能介紹和演示,stack view, Trace analysis, A2L
- AuroRA Trace實現code coverage analysis功能